网站地图| 免费获取|
毕业论文网
  • 网站首页|
  • 论文范文|
  • 论文降重|
  • 职称论文发表|
  • 合作期刊|
  • 论文下载|
  • 计算机论文|
  • 外文翻译|
  • 免费论文|
  • 论文资料|
  • 论文开题报告
搜索

当前位置:毕业论文网 -> 论文下载 -> 电子信息工程 -> 纠突发错误译码器的设计
自动化论文范文| 电子机电论文| 测控技术论文| 通信专业论文| 电气工程论文| 通信工程论文| 电子信息工程论文| 免费自动化论文| 免费电子论文| 免费电气论文| 免费通信论文

纠突发错误译码器的设计

本文ID:LW20080 字数:14528,页数:42 价格:¥118.00 → 信用说明

扫一扫 扫一扫
本站会员可自行下载:下载地址 纠突发错误译码器的设计 (收费:11800 积分)  如何获取积分?
纠突发错误译码器的设计

文档编号:DZXX384 文档字数:14528,页数:42

摘要
    在信息传输过程中,存在着干扰,这就需要在信源端的信道编码环节中引入差错控制编码技术,使得在信道上的传输干扰损失降至最低。差错控制编码技术对改善误码率,提高通信的可靠性具有重要的作用。我经过在工程实习中研究(7,3,4)汉明码,并在导师的指导下,通过自己的创新加于改进,使得它不但可以纠正一个随机错误,还可以纠正两个突发错误。按照我研究出来的这个原理我在毕业设计中编出了纠错能力更强的译码电路,它们具有极强的纠错能力,能够纠正多位的突发错误,在通信系统中将受到广泛的使用。本文介绍了利用逻辑电路,在max+plusII平台上,使用FPGA实现验证利用对(15,7,5)循环码的改进创新再设计,使其能纠(15,7,5)码中一位到七位的所有突发错误的新型译码器的设计方法,最后列出全部的设计图纸及其时序仿真运行结果。

关键词:差错控制,max+plusII,FPGA,译码器
ABSTRACT
 In order to reduce the error caused by the noise in communication channel, the error control encoding technology will be necessary to be introduced before sending the digital message to channel in order to make the interference to the lowest point.The error control encoding technology to improves the error rate, enhances the correspondence the reliability to have the vital role. I pass through in the project practice study (7,3,4) Hamming code, and under teacher's instruction, adds through own innovation to the improvement, causes it not only to be allowed stochastically to correct to be wrong, but also may correct two burst errors This principle will study which according to me I have written the error correction ability stronger decoding circuit in the graduation project, they have the greatly strengthened error correction ability, can correct the multi- positions the burst error, will receive the widespread use in the communications system. This article introduced the use logic circuit, in the max+plusII platform, uses the FPGA realization confirmation use for (15,7,5) the cyclic code improvement innovation re-engineering, enables its to investigate (15,7,5) in the code to seven all burst errors new decoder design method, finally lists the complete design paper and its the succession simulation movement result.

Keywords:Error control, Max+plusII, FPGA, Decoder.
目录
摘要 I
ABSTRACT II
第1章 绪论 4
1.1 毕业设计内容及安排………………………………………………………… 4
1.2 课题的历史及发展状况……………………………………………………… 4
1.3 课题的应用情况……………………………………………………………… 5
1.4课题的理论背景及研究现状…………………………………………………… 6
第2章 开发平台及其软件介绍 9
2.1 FPGA介绍……………………………………………………………………… 9
2.2 设计思路与任务……………………………………………………………… 9
2.3 FPGA的优点…………………………………………………………………… 10
第3章 循环码译码的基本原理 12
3.1 循环码译码的一般原理……………………………………………………… 12
3.1.1循环码译码概述………………………………………………………… 12
3.1.2 循环码的生成矩阵和一致校验矩阵…………………………………… 13
3.2 循环码的纠错能力…………………………………………………………… 15
第4章 译码主要过程 16
4.1 循环码的译码过程…………………………………………………………… 16
4.2 工程上循环码的译码过程…………………………………………………… 19
4.3 循环码纠多位突发错误译码器设计………………………………………… 25
第5章 结论 36
致谢 37
参考文献 38

纠突发错误译码器的设计由毕业论文网(www.huoyuandh.com)会员上传。
原创论文资料流程 相关论文
上一篇:基于单片机的数控直流稳压源设计 下一篇:基于OurwayERP系统的生产计划管理..
推荐论文 本专业最新论文
Tags:纠突发错误 译码器的设计 2011-06-05 10:55:43【返回顶部】
发表论文

联系方式 | 论文说明 | 网站地图 | 免费获取 | 钻石会员 | 硕士论文资料


毕业论文网提供论文范文,论文代发,原创论文资料

本站部分文章来自网友投稿上传,如发现侵犯了您的版权,请联系指出,本站及时确认并删除  E-mail: 17304545@qq.com

Copyright@ 2009-2020 毕业论文网 版权所有