2.2 器件的选择
寻址速率和波形容量是选择SRAM的主要依据,我们选用了寻址速率为100MHz,波形容量为8MB的TTL型SRAM,它能够满足系统50MHz带宽输出和10Hz以下辨率分辨率的要求;对于DAC,除了转换速率应与SRAM寻址速率匹配外,上升时间、差分非线性(DNL)和过冲是三个重要指标,为了保证一定的合成信号质量,我们选取SPT公司的ECL型高速DAC,其上升时间为1.0ns,DNL为0.5LSB,过冲能量为4pV-S,转换速率在100MHz以上。
由于CPU不能实现对SRAM高达100MHz速率的寻址,只能用一高速同步计数器来完成;另外,因系统在运行过程中有时需要在三种工作状态之间作切换,所以系统控制部分应具有现场可编程性。为兼顾同步计数器和系统控制部分的设计,我们选用了XILINX公司的XC3100A系列FPGA器件,该类器件可靠性高,并具有现场可编程和高逻辑密度等特点,用它可实现100MHz以上的高速计数器并完成控制信号的产生。
我们利用ADI公司的AD9852 DDS芯片为DAC和同步计数器提供精密变频时钟信号,AD9852采用300MHz内部时钟,其最高输出频率为120MHz。
结束语
本系统是实际用来产生通信对抗背景模拟信号的系统,文中只对其中的几项关键设计作了分析说明。鉴于通信对抗背景模拟信号的特征,我们主要考虑了系统的输出带宽、辨率分辨率和工作上的灵活性,而对系统噪声、输出幅度、杂散特性等指标未作较高要求,若要提高以上指标,还需做电磁屏蔽、高性能DAC选择、微带线设计等方面的优化工作。
参考文献
Griffiths H D, Bradford W J . Digital Generation of Wideband FM Waveforms for Radar Altimeters. IEE International Conference Radar-87:325~329.
Postema G B. Generation and Performance Analysis of Wideband Radar Waveforms. IEE International Conference Radar-87:310~314.
祝明波,常文革,梁甸农. 线性调频基带数字产生的关键技术研究. 国防科技大学学报,1999(2): 62~66.